China Grousshandel FTTH Fiber SFP Modul Factory Suppliers - 100Gb/S QSFP28 1310nm 10km LR4 LC Transceiver JHAQ28C10C – JHA
China Grousshandel FTTH Fiber SFP Modul Factory Suppliers - 100Gb/S QSFP28 1310nm 10km LR4 LC Transceiver JHAQ28C10C – JHA Detail:
Fonctiounen:
◊ 4 Bunnen MUX/DEMUX Design
◊ Integréiert CWDM TOSA / ROSA fir bis zu 10 km Erreeche iwwer SMF
◊ Ënnerstëtzt 100GBASE-CWDM4 fir Zeilrate vun 103.125Gbps an OTU4 fir Zeilrate vun 111.81Gbps
◊ Aggregat Bandbreed vun> 100Gbps
◊ Duplex LC Connectoren
◊ Kompatibel mat IEEE 802.3-2012 Klausel 88 Standard IEEE 802.3bm CAUI-4 Chip zu Modul elektresche Standard ITU-T G.959.1-2012-02 Standard ·
◊ Single + 3.3V Energieversuergung Betribssystemer
◊ Built-in digital Diagnostice Funktiounen
◊ Temperaturbereich 0°C bis 70°C
◊ RoHS kompatibel Deel
Uwendungen:
◊ Local Area Network (LAN)
◊ Wide Area Network (WAN)
◊ Ethernet Schalter a Router Uwendungen
Beschreiwung:
De JHAQ28C10C ass e Transceiver Modul entworf fir 10km optesch Kommunikatioun Uwendungen. Den Design entsprécht 100GbASE-LR4 vum IEEE 802.3-2012 Klausel 88 Standard IEEE 802.3bm CAUI-4 Chip zum Modul elektresche Standard ITU-T G.959.1-2012-02 Standard. De Modul konvertéiert 4 Input Channels (ch) vun 25,78 Gbps bis 27,95 Gbps elektresch Daten op 4 Bunnen optesch Signaler, a multiplexéiert se an een eenzege Kanal fir 100Gb / s optesch Iwwerdroung. Ëmgekéiert, op der Empfänger Säit, de-multiplexéiert de Modul optesch en 100Gb / s Input an 4 Spuren Signaler, a konvertéiert se op 4 Bunnen Ausgangs elektresch Daten.
Déi zentral Wellelängte vun de 4 Bunnen sinn 1270 nm, 1290 nm, 1310 nm an 1330 nm. Et enthält en Duplex LC Connector fir den opteschen Interface an en 38-Pin Connector fir den elektresche Interface. Fir d'optesch Dispersioun am Laangstrecksystem ze minimiséieren, muss Single-Modus Faser (SMF) an dësem Modul applizéiert ginn.
D'Produkt ass entwéckelt mat Formfaktor, opteschen / elektresche Verbindung an digitaler diagnostescher Interface no dem QSFP28 Multi-Source Agreement (MSA). Et ass entworf fir déi härteste externe Betribsbedéngungen ze treffen, dorënner Temperatur, Fiichtegkeet an EMI Interferenz.
De Modul funktionnéiert vun enger eenzeger +3.3V Energieversuergung a LVCMOS / LVTTL global Kontrollsignaler wéi z.ModulPresent, Reset, Interrupt and Low Power Mode si mat de Moduler verfügbar. Eng 2-Drot Serien Interface ass verfügbar fir méi komplex Kontrollsignaler ze schécken an ze kréien an digital Diagnosinformatioun ze kréien. Eenzel Kanäl kënnen adresséiert ginn an onbenotzt Kanäl kënne fir maximal Designflexibilitéit zougemaach ginn.
De JHAQ28C10C ass entworf mat Form Faktor, opteschen / elektresch Verbindung an digital Diagnostice Interface no der QSFP28 Multi-Source Accord (MSA). Et ass entworf fir déi härteste externe Betribsbedéngungen ze treffen, dorënner Temperatur, Fiichtegkeet an EMI Interferenz. De Modul bitt ganz héich Funktionalitéit a Feature Integratioun, zougänglech iwwer eng Zwee-Drot Serien Interface.
•Absolut maximal Bewäertungen
Parameter | Symbol | Min. | Typesch | Max. | Eenheet |
Späichertemperatur | TS | -40 |
| +85 | °C |
Versuergung Volt | VCCT, R | -0,5 |
| 4 | V |
Relativ Fiichtegkeet | RH | 0 |
| 85 | % |
•RecommandéiertOperatioun Ëmfeld:
Parameter | Symbol | Min. | Typesch | Max. | Eenheet |
Fall Betribssystemer Temperatur | TC | 0 |
| +70 | °C |
Versuergung Volt | VCCT, R | +3.13 | 3.3 | +3,47 | V |
Versuergung aktuell | echCC |
| 1100 | 1500 | mA |
Power Dissipatioun | PD |
|
| 5 | IN |
•Elektresch Charakteristiken(TOP = 0 bis 70 °C, VCC= 3,13 bis 3,47 Volt
Parameter | Symbol | Min | Typ | Max | Eenheet | Note | ||
Daten Taux pro Kanal |
| - | 25.78125 |
| Gbps |
| ||
|
| 27.9525 |
|
| ||||
Stroumverbrauch |
| - | 2.7 | 3.5 | IN |
| ||
Versuergung aktuell | Icc |
| 0.8 | 1 | A |
| ||
Kontroll ech / O Volt-High | HIV | 2.0 |
| Vcc | V |
| ||
Kontroll ech / O Volt-Low | WËLLT | 0 |
| 0.7 | V |
| ||
Inter-Channel Skew | TSK |
|
| 35 | Ps |
| ||
RESETL Dauer |
|
| 10 |
| Eis |
| ||
RESETL De-assert Zäit |
|
|
| 100 | ms |
| ||
Power On Zäit |
|
|
| 100 | ms |
| ||
Sender | ||||||||
Single Ended Output Volt Toleranz |
| 0.3 |
| Vcc | V | 1 | ||
Gemeinsam Modus Volt Toleranz |
| 15 |
|
| mV |
| ||
Iwwerdroung Input Diff Volt | MIR | 150 |
| 1200 | mV |
| ||
Iwwerdroung Input Diff Impedanz | SANZ | 85 | 100 | 115 |
|
| ||
Donnéeën ofhängeg Input Jitter | DDJ |
| 0.3 |
| UI |
| ||
Empfänger | ||||||||
Single Ended Output Volt Toleranz |
| 0.3 |
| 4 | V |
| ||
Rx Output Diff Volt | Vo | 370 | 600 | 950 | mV |
| ||
Rx Output Rise a Fall Volt | Tr/Tf |
|
| 35 | ps | 1 | ||
Total Jitter | TJ |
| 0.3 |
| UI |
|
Notiz:
- 20~80%
•Optesch Parameteren (TOP = 0 bis 70°C, VCC = 3,0 bis 3,6 Volt)
Parameter | Symbol | Min | Typ | Max | Eenheet | Ref. | ||
Sender | ||||||||
Wellelängt Aufgab | L0 | 1264,5 | 1271 | 1277,5 | nm vun |
| ||
L1 | 1284,5 | 1291 | 1297,5 | nm vun |
| |||
L2 | 1304,5 | 1311 | 1317,5 | nm vun |
| |||
L3 | 1324,5 | 1331 | 1337,5 | nm vun |
| |||
Side-Modus Ënnerdréckungsverhältnis | SMSR | 30 | - | - | dB |
| ||
Total Moyenne Start Muecht | PT | -6 | - | 6.5 | dBm |
| ||
Duerchschnëtt Start Power, all Lane |
| -6 | - | 2.5 | dBm |
| ||
Ënnerscheed am Launch Power tëscht all zwou Bunnen (OMA) |
| - | - | 3.5 | dB |
| ||
TDP, all Lane | TDP |
|
| 2.2 | dB |
| ||
Ausstierwen Verhältnis | IS | 4 | - | - | dB | |||
Sender Eye Mask Definitioun {X1, X2, X3, Y1, Y2, Y3} |
| {0.25, 0.4, 0.45, 0.25, 0.28, 0.4} |
| |||||
Optesch Retour Verloscht Toleranz |
| - | - | 20 | dB |
| ||
Duerchschnëtt Start Power OFF Sender, all Lane | Puff |
|
| -30 | dBm |
| ||
Relativ Intensitéit Kaméidi | Also |
|
| -128 | dB/HZ | 1 | ||
Optesch Retour Verloscht Toleranz |
| - | - | 12 | dB |
| ||
Empfänger | ||||||||
Schued Schwell | THd | 3.3 |
|
| dBm | 1 | ||
Duerchschnëtt Kraaft um Empfängerinput, all Lane | R | -13.0 |
| 0 | dBm |
| ||
RSSI Genauegkeet |
| -2 |
| 2 | dB |
| ||
Empfänger Reflexioun | Rrx |
|
| -26 | dB |
| ||
Receiver Power (OMA), all Lane |
| - | - | 3.5 | dBm |
| ||
LOS De-Assert | DEND |
|
| -15 | dBm |
| ||
LOS Assert | DENA | -25 |
|
| dBm |
| ||
LOS Hysteresis | DENH | 0,5 |
|
| dB |
|
Note
- 12dB Reflexioun
•Diagnostic Iwwerwachung Interface
Digital Diagnostik Iwwerwaachungsfunktioun ass op all QSFP28 LR4 verfügbar. A 2-Drot Serien Interface gëtt Benotzer Kontakt mat Modul. D'Struktur vun der Erënnerung gëtt a fléissend gewisen. De Gedächtnisraum ass arrangéiert an eng ënnescht, eenzeg Säit, Adressraum vun 128 Bytes a méi iewescht Adressraum Säiten. Dës Struktur erlaabt fristgerecht Zougang zu Adressen op der ënneschter Säit, sou wéi Interrupt Flags a Monitore. Manner Zäit kritesch Zäit Entréen, wéi Serien ID Informatiounen a Schwellen Astellungen, sinn mat der Page Select Funktioun verfügbar. D'Interface Adress benotzt ass A0xh a gëtt haaptsächlech fir Zäitkritesch Daten wéi Ënnerbriechungshandhabung benotzt fir eng eemoleg Liesung fir all Daten am Zesummenhang mat enger Ënnerbriechungssituatioun z'erméiglechen. No engem Ënnerbriechung, IntL ass behaapt ginn, kann de Host de Fändelfeld ausliesen fir de betraffene Kanal an den Typ vu Fändel ze bestëmmen.
Page02 ass User EEPROM a säi Format vum Benotzer entscheet.
D'Detail Beschreiwung vun niddereg Erënnerung an page00.page03 ieweschte Erënnerung weg gesinn SFF-8436 Dokument.
•Timing fir Soft Kontroll a Status Funktiounen
Parameter | Symbol | Max | Eenheet | Konditiounen |
Initialiséierung Zäit | t_init | 2000 | ms | Zäit vu Kraaft on1, Hot Plug oder Rising Rand of Reset bis de Modul voll funktionell ass2 |
Reset Init Assert Time | t_reset_init | 2 | μs | E Reset gëtt generéiert vun engem nidderegen Niveau méi laang wéi déi minimal Reset-Pulszäit, déi um ResetL Pin ass. |
Serial Bus Hardware Ready Time | t_seriell | 2000 | ms | Zäit vu Kraaft on1 bis Modul reagéiert op Dateniwwerdroung iwwer den 2-Drot Serien Bus |
Monitor Data ReadyZäit | t_daten | 2000 | ms | Zäit vum Power on1 bis Daten net fäerdeg, Bit 0 vum Byte 2, deassertéiert an IntL behaapt |
Reset Assert Time | t_reset | 2000 | ms | Zäit vum Rising Rand um ResetL Pin bis de Modul voll funktionell ass2 |
LPMode Assert Zäit | ton_LPMode | 100 | μs | Zäit vun der Behaaptung vum LPMode (Vin:LPMode =Vih) bis de Modul Kraaftverbrauch e méi nidderegen Power Level erakënnt |
IntL Assert Zäit | ton_IntL | 200 | ms | Zäit vun der Optriede vun der Konditioun déi IntL ausléist bis Vout:IntL = Vol |
IntL Deassert Zäit | toff_IntL | 500 | μs | toff_IntL 500 μs Zäit vun kloer op read3 Operatioun vun assoziéiert Fändel bis Vout: IntL = Voh. Dëst beinhalt deassert mol fir Rx LOS, Tx Fault an aner Fändel Bits. |
Rx LOS behaapt Zäit | tonn_los | 100 | ms | Zäit vun Rx LOS Staat ze Rx LOS bëssen gesat an IntL behaapt |
Fändel Assert Time | tonn_flag | 200 | ms | Zäit vun Optriede vun Konditioun Fändel ausléisen zu assoziéiert Fändel Bit Set an IntL behaapt |
Mask behaapten Zäit | ton_mask | 100 | ms | Zäit vum Mask Bit set4 bis assoziéiert IntL Behaaptung verhënnert gëtt |
Mask De-behaapt Zäit | toff_mask | 100 | ms | Zäit vun der Mask Bit geläscht 4 bis d'assoziéiert IntlL Operatioun erëm geet |
ModSelL Assert Zäit | ton_ModSelL | 100 | μs | Zäit vun Behaaptung vun ModSelL bis Modul reagéiert op Daten Transmissioun iwwer den 2-Drot Serien Bus |
ModSelL Deassert Zäit | toff_ModSelL | 100 | μs | Zäit vun der Deassertioun vum ModSelL bis de Modul net op d'Dateniwwerdroung iwwer den 2-Drot Serienbus reagéiert |
Power_over-ride oderPower-set Assert Time | tonn_Pdown | 100 | ms | Zäit aus P_Down bëssen gesat 4 bis Modul Stroumconsommatioun an ënneschten Power Level |
Power_over-ride oder Power-set De-assert Time | toff_Pdown | 300 | ms | Zäit vum P_Down bëssen geläscht4 bis de Modul voll funktionell3 ass |
Note:
1. Power on ass definéiert wéi de Moment wou d'Versuergungsspannungen op oder iwwer dem Minimum spezifizéierte Wäert erreechen a bleiwen.
2. Ganz funktionell definéiert als IntL behaapt wéinst Daten net prett bëssen, bëssen 0 Byte 2 de-behaapt.
3. Mooss vun falen Auer Rand no stoppen bëssen vun liesen Transaktioun.
4. Mooss vun falen Auer Rand no stoppen bëssen vun schreiwen Transaktioun.
•Transceiver Block Diagram
•Pin Assignment
Diagramm vun Host Board Connector Block Pin Zuelen an Nam
•PinBeschreiwung
Pin | Logik | Symbol | Numm / Beschreiwung | Ref. |
1 |
| GND | Buedem | 1 |
2 | CML-I | tx2n | Sender Inverted Data Input |
|
3 | CML-I | tx2 p | Sender Non-Inverted Data Output |
|
4 |
| GND | Buedem | 1 |
5 | CML-I | tx4n | Sender Inverted Data Output |
|
6 | CML-I | tx4p | Sender Non-Inverted Data Output |
|
7 |
| GND | Buedem | 1 |
8 | LVTTL-I | ModSel | ModulWielt |
|
9 | LVTTL-I | Reset L | Modul zréckgesat |
|
10 |
| VccRx | +3.3V Power Supply Receiver | 2 |
11 | LVCMOS-I/O | SCL | 2-Drot Serial Interface Auer |
|
12 | LVCMOS-I/O | SDA | 2-Drot Serial Interface Daten |
|
13 |
| GND | Buedem | 1 |
14 | CML-O | rx3p | Empfänger Inverted Data Output |
|
15 | CML-O | rx3 n | Receiver Non-Inverted Data Output |
|
16 |
| GND | Buedem | 1 |
17 | CML-O | rx1p | Empfänger Inverted Data Output |
|
18 | CML-O | rx1n | Receiver Non-Inverted Data Output |
|
19 |
| GND | Buedem | 1 |
20 |
| GND | Buedem | 1 |
eenanzwanzeg | CML-O | rx2n | Empfänger Inverted Data Output |
|
zwanzeg zwee | CML-O | rx2p | Receiver Non-Inverted Data Output |
|
dräiananzwanzeg |
| GND | Buedem | 1 |
véieranzwanzeg | CML-O | rx4n | Empfänger Inverted Data Output |
|
25 | CML-O | rx4p | Receiver Non-Inverted Data Output |
|
26 |
| GND | Buedem | 1 |
27 | LVTTL-O | ModPrsL | Modul Present |
|
28 | LVTTL-O | IntL | Ënnerbriechung |
|
29 |
| VccTx | +3.3V Stromforsyning Sender | 2 |
30 |
| vcc1 | +3.3V Stroumversuergung | 2 |
31 | LVTTL-I | LPMode | Low Power Modus |
|
32 |
| GND | Buedem | 1 |
33 | CML-I | tx 3 p | Sender Inverted Data Output |
|
34 | CML-I | tx3n | Sender Non-Inverted Data Output |
|
35 |
| GND | Buedem | 1 |
36 | CML-I | tx 1p | Sender Inverted Data Output |
|
37 | CML-I | tx1n | Sender Non-Inverted Data Output |
|
38 |
| GND | Buedem | 1 |
Notizen:
- GND ass d'Symbol fir eenzel a Versuergung (Kraaft) gemeinsam fir QSFP28 Moduler, All si gemeinsam am QSFP28 Modul an all Modulspannungen sinn op dëst Potenzial referenzéiert anescht bemierkt. Connect dës direkt un der Gaascht Verwaltungsrot Signal gemeinsam Buedem Fliger. Laser Output behënnert op TDIS> 2.0V oder oppen, aktivéiert op TDIS
- VccRx, Vcc1 a VccTx sinn den Empfänger a Sender Kraaft Fournisseuren a solle gläichzäiteg applizéiert ginn. Recommandéiert Hostboard Stroumversuergungsfilter gëtt hei ënnen gewisen. VccRx, Vcc1 a VccTx kënnen intern am QSFP28 Transceiver Modul an all Kombinatioun verbonne sinn. D'Connector Pins sinn all bewäert fir maximal Stroum vu 500mA.
•Recommandéiert Circuit
•Mechanesch Dimensiounen
Produkt Detailer Biller:
Zesummenhang Produkt Guide:
All eenzelne Member vun eisem groussen Effizienz Recetten Team schätzt Clienten Wënsch a Firmekommunikatioun fir China Grousshandel FTTH Fiber SFP Modul Factory Suppliers - 100Gb/S QSFP28 1310nm 10km LR4 LC Transceiver JHAQ28C10C – JHA , De Produit gëtt op der ganzer Welt geliwwert, wéi als: Irak, Boston, Ungarn, Mir géifen eng Geleeënheet fir e maachen Affär ganz wëllkomm mat Iech a freet Iech weider Detailer vun eise Produkter ze befestigen. Exzellent Qualitéit, kompetitiv Präisser, pénktlech Liwwerung an zouverléissege Service kënne garantéiert ginn.
Vun Jenny aus Doha - 2017.12.19 11:10
Kooperéiere mat Iech all Kéier ass ganz erfollegräich, ganz glécklech. Hoffen datt mir méi Zesummenaarbecht hunn!
Vun Ellen aus Ägypten - 2017.06.16 18:23