Beschtverkaafte 1.25g CWDM SFP - 40G QSFP+ SR4, 300m MPO 850nm JHAQC01 - JHA
Beschtverkaafte 1.25g CWDM SFP - 40G QSFP+ SR4, 300m MPO 850nm JHAQC01 - JHA Detail:
Fonctiounen:
◊ Kompatibel mat der 40GbE XLPPI elektresch Spezifizéierung pro IEEE 802.3ba-2010
◊ Kompatibel mat QSFP+ SFF-8436 Spezifizéierung
◊ Aggregat Bandbreed vun> 40Gbps
◊ Operéiert mat 10,3125 Gbps pro elektresche Kanal mat 64b/66b kodéierten Donnéeën
◊ QSFP MSA kompatibel
◊ Kapabel fir iwwer 100m Iwwerdroung op OM3 Multimode Fiber (MMF) an 150m op OM4 MMF
◊ Single + 3.3V Energieversuergung Betribssystemer
◊ Ouni digital Diagnosefunktiounen
◊ Temperaturbereich 0°C bis 70°C
◊ RoHS kompatibel Deel
◊ Benotzt e Standard LC Duplex Glasfaserkabel deen d'Wiederverwendung vun der existéierender Kabelinfrastruktur erlaabt
Uwendungen:
◊ 40 Gigabit Ethernet interconnects
◊ Datacom / Telecom Schalter & Router Verbindungen
◊ Dateaggregatioun an Backplane Uwendungen
◊ Proprietär Protokoll an Dicht Uwendungen
Beschreiwung:
Et ass e Véier-Kanal, Pluggbar, LC Duplex, Fiber-Optic QSFP+ Transceiver fir 40 Gigabit Ethernet Uwendungen. Dëse Transceiver ass en High-Performance-Modul fir Duplex-Datenkommunikatioun an Interconnect Uwendungen mat kuerzer Distanz. Et integréiert véier elektresch Datebunnen an all Richtung an d'Transmissioun iwwer eng eenzeg LC Duplex Glasfaserkabel. All elektresch Spuer funktionnéiert mat 10.3125 Gbps a konform mat der 40GE XLPPI Interface.
Den Transceiver intern multiplexéiert en XLPPI 4x10G Interface an zwee 20Gb / s elektresch Kanäl, iwwerdréit a kritt all optesch iwwer eng Simplex LC Faser mat bi-directional Optik. Dëst resultéiert an enger aggregéierter Bandbreedung vun 40Gbps an engem Duplex LC Kabel. Dëst erlaabt weiderbenotzen vun der installéiert LC Duplex cabling Infrastruktur fir 40GbE Applikatioun. Link Distanzen bis zu 100 m mat OM3 an 150m mat OM4 optesch Faser ginn ënnerstëtzt. Dës Moduler sinn entworf fir iwwer Multimode Fasersystemer ze bedreiwen mat enger nomineller Wellelängt vun 850nm op engem Enn an 900nm um aneren Enn. Déi elektresch Interface benotzt en 38 Kontakt QSFP + Typ Randverbindung. Den opteschen Interface benotzt e konventionell LC Duplex Connector.
Transceiver Block Diagram
•Absolut maximal Bewäertungen
Parameter | Symbol | Min. | Typesch | Max. | Eenheet |
Späichertemperatur | TS | -40 |
| +85 | °C |
Versuergung Volt | VCCT, R | -0,5 |
| 4 | V |
Relativ Fiichtegkeet | RH | 0 |
| 85 | % |
•RecommandéiertOperatioun Ëmfeld:
Parameter | Symbol | Min. | Typesch | Max. | Eenheet |
Fall Betribssystemer Temperatur | TC | 0 |
| +70 | °C |
Versuergung Volt | VCCT, R | +3.13 | 3.3 | +3,47 | V |
Versuergung aktuell | echCC |
|
| 1000 | mA |
Power Dissipatioun | PD |
|
| 3.5 | IN |
•Elektresch Charakteristiken(TOP = 0 bis 70 °C, VCC= 3,13 bis 3,47 Volt
Parameter | Symbol | Min | Typ | Max | Eenheet | Note |
Daten Taux pro Kanal |
| - | 10.3125 | 11.2 | Gbps |
|
Stroumverbrauch |
| - | 2.5 | 3.5 | IN |
|
Versuergung aktuell | Icc |
| 0,75 | 1.0 | A |
|
Kontroll ech / O Volt-High | HIV | 2.0 |
| Vcc | V |
|
Kontroll ech / O Volt-Low | WËLLT | 0 |
| 0.7 | V |
|
Inter-Channel Skew | TSK |
|
| 150 | Ps |
|
RESETL Dauer |
|
| 10 |
| Eis |
|
RESETL De-assert Zäit |
|
|
| 100 | ms |
|
Power On Zäit |
|
|
| 100 | ms |
|
Sender | ||||||
Single Ended Output Volt Toleranz |
| 0.3 |
| 4 | V | 1 |
Gemeinsam Modus Spannung Toleranz |
| 15 |
|
| mV |
|
Iwwerdroung Input Diff Volt | MIR | 120 |
| 1200 | mV |
|
Iwwerdroung Input Diff Impedanz | SANZ | 80 | 100 | 120 |
|
|
Donnéeën ofhängeg Input Jitter | DDJ |
|
| 0.1 | UI |
|
Data Input Total Jitter | TJ |
|
| 0,28 | UI |
|
Empfänger | ||||||
Single Ended Output Volt Toleranz |
| 0.3 |
| 4 | V |
|
Rx Output Diff Volt | Vo |
| 600 | 800 | mV |
|
Rx Output Rise a Fall Volt | Tr/Tf |
|
| 35 | ps | 1 |
Total Jitter | TJ |
|
| 0.7 | UI |
|
Deterministesch Jitter | DJ |
|
| 0,42 | UI |
|
Notiz:
- 20~80%
•Optesch Parameteren (TOP = 0 bis 70°C, VCC = 3,0 bis 3,6 Volt)
Parameter | Symbol | Min | Typ | Max | Eenheet | Ref. |
Sender | ||||||
Optesch Wellelängt CH1 | l | 832 | 850 | 868 | nm vun |
|
Optesch Wellelängt CH2 | l | 882 | 900 | 918 | nm vun |
|
RMS Spektral Breet | Pm |
| 0,5 | 0,65 | nm vun |
|
Duerchschnëtt optesch Kraaft pro Kanal | Pavg | -4 | -2.5 | +5,0 | dBm |
|
Laser Off Power Pro Kanal | Puff |
|
| -30 | dBm |
|
Optesch Ausstierwen Verhältnis | IS | 3.5 |
|
| dB |
|
Relativ Intensitéit Kaméidi | Also |
|
| -128 | dB/HZ | 1 |
Optesch Retour Verloscht Toleranz |
|
|
| 12 | dB |
|
Empfänger | ||||||
Optesch Zentrum Wellelängt CH1 | l | 882 | 900 | 918 | nm vun |
|
Optesch Zentrum Wellelängt CH2 | l | 832 | 850 | 868 | nm vun |
|
Empfängerempfindlechkeet pro Kanal | R |
| -11 |
| dBm |
|
Maximum Input Power | PMAX | +0,5 |
|
| dBm |
|
Empfänger Reflexioun | Rrx |
|
| -12 | dB |
|
LOS De-Assert | DEND |
|
| -14 | dBm |
|
LOS Assert | DENA | -30 |
|
| dBm |
|
LOS Hysteresis | DENH | 0,5 |
|
| dB |
|
Note
- 12dB Reflexioun
Page02 ass User EEPROM a säi Format vum Benotzer entscheet.
D'Detail Beschreiwung vun niddereg Erënnerung an page00.page03 ieweschte Erënnerung weg gesinn SFF-8436 Dokument.
•Timing fir Soft Kontroll a Status Funktiounen
Parameter | Symbol | Max | Eenheet | Konditiounen |
Initialiséierung Zäit | t_init | 2000 | ms | Zäit vu Kraaft on1, Hot Plug oder Rising Rand of Reset bis de Modul voll funktionell ass2 |
Reset Init Assert Time | t_reset_init | 2 | μs | E Reset gëtt generéiert vun engem nidderegen Niveau méi laang wéi déi minimal Reset-Pulszäit, déi um ResetL Pin ass. |
Serial Bus Hardware Ready Time | t_seriell | 2000 | ms | Zäit vu Kraaft on1 bis Modul reagéiert op Dateniwwerdroung iwwer den 2-Drot Serien Bus |
Monitor Data ReadyZäit | t_daten | 2000 | ms | Zäit vum Power on1 bis Daten net fäerdeg, Bit 0 vum Byte 2, deassertéiert an IntL behaapt |
Reset Assert Time | t_reset | 2000 | ms | Zäit vum Rising Rand um ResetL Pin bis de Modul voll funktionell ass2 |
LPMode Assert Zäit | ton_LPMode | 100 | μs | Zäit vun der Behaaptung vum LPMode (Vin:LPMode =Vih) bis de Modul Kraaftverbrauch e méi nidderegen Power Level erakënnt |
IntL Assert Zäit | ton_IntL | 200 | ms | Zäit vun der Optriede vun der Konditioun déi IntL ausléist bis Vout:IntL = Vol |
IntL Deassert Zäit | toff_IntL | 500 | μs | toff_IntL 500 μs Zäit vun kloer op read3 Operatioun vun assoziéiert Fändel bis Vout: IntL = Voh. Dëst beinhalt deassert mol fir Rx LOS, Tx Fault an aner Fändel Bits. |
Rx LOS behaapt Zäit | tonn_los | 100 | ms | Zäit vun Rx LOS Staat ze Rx LOS bëssen gesat an IntL behaapt |
Fändel Assert Time | tonn_flag | 200 | ms | Zäit vun Optriede vun Konditioun Fändel ausléisen zu assoziéiert Fändel Bit Set an IntL behaapt |
Mask behaapten Zäit | ton_mask | 100 | ms | Zäit vum Mask Bit set4 bis assoziéiert IntL Behaaptung verhënnert gëtt |
Mask De-behaapt Zäit | toff_mask | 100 | ms | Zäit vun der Mask Bit geläscht 4 bis d'assoziéiert IntlL Operatioun erëm geet |
ModSelL Assert Zäit | ton_ModSelL | 100 | μs | Zäit vun Behaaptung vun ModSelL bis Modul reagéiert op Daten Transmissioun iwwer den 2-Drot Serien Bus |
ModSelL Deassert Zäit | toff_ModSelL | 100 | μs | Zäit vun der Deassertioun vum ModSelL bis de Modul net op d'Dateniwwerdroung iwwer den 2-Drot Serienbus reagéiert |
Power_over-ride oderPower-set Assert Time | tonn_Pdown | 100 | ms | Zäit aus P_Down bëssen gesat 4 bis Modul Stroumconsommatioun an ënneschten Power Level |
Power_over-ride oder Power-set De-assert Time | toff_Pdown | 300 | ms | Zäit vum P_Down bëssen geläscht4 bis de Modul voll funktionell3 ass |
Note:
1. Power on ass definéiert wéi de Moment wou d'Versuergungsspannungen op oder iwwer dem Minimum spezifizéierte Wäert erreechen a bleiwen.
2. Ganz funktionell definéiert als IntL behaapt wéinst Daten net prett bëssen, bëssen 0 Byte 2 de-behaapt.
3. Mooss vun falen Auer Rand no stoppen bëssen vun liesen Transaktioun.
4. Mooss vun falen Auer Rand no stoppen bëssen vun schreiwen Transaktioun.
•Pin Assignment
Diagramm vum Host Board Connector Block Pin Nummeren an Numm
• PinBeschreiwung
Pin | Logik | Symbol | Numm / Beschreiwung | Ref. |
1 |
| GND | Buedem | 1 |
2 | CML-I | tx2n | Sender Inverted Data Input |
|
3 | CML-I | tx2 p | Sender Non-Inverted Data Output |
|
4 |
| GND | Buedem | 1 |
5 | CML-I | tx4n | Sender Inverted Data Output |
|
6 | CML-I | tx4p | Sender Non-Inverted Data Output |
|
7 |
| GND | Buedem | 1 |
8 | LVTTL-I | ModSel | Modul Wielt |
|
9 | LVTTL-I | Reset L | Modul zréckgesat |
|
10 |
| VccRx | +3.3V Muecht Fourniture Receiver | 2 |
11 | LVCMOS-I/O | SCL | 2-Drot Serial Interface Auer |
|
12 | LVCMOS-I/O | SDA | 2-Drot Serial Interface Daten |
|
13 |
| GND | Buedem | 1 |
14 | CML-O | rx3p | Empfänger Inverted Data Output |
|
15 | CML-O | rx3 n | Receiver Non-Inverted Data Output |
|
16 |
| GND | Buedem | 1 |
17 | CML-O | rx1p | Empfänger Inverted Data Output |
|
18 | CML-O | rx1n | Receiver Non-Inverted Data Output |
|
19 |
| GND | Buedem | 1 |
20 |
| GND | Buedem | 1 |
eenanzwanzeg | CML-O | rx2n | Empfänger Inverted Data Output |
|
zwanzeg zwee | CML-O | rx2p | Receiver Non-Inverted Data Output |
|
dräiananzwanzeg |
| GND | Buedem | 1 |
véieranzwanzeg | CML-O | rx4n | Empfänger Inverted Data Output |
|
25 | CML-O | rx4p | Receiver Non-Inverted Data Output |
|
26 |
| GND | Buedem | 1 |
27 | LVTTL-O | ModPrsL | Modul Present |
|
28 | LVTTL-O | IntL | Ënnerbriechung |
|
29 |
| VccTx | +3.3V Stromforsyning Sender | 2 |
30 |
| vcc1 | +3.3V Stroumversuergung | 2 |
31 | LVTTL-I | LPMode | Low Power Modus |
|
32 |
| GND | Buedem | 1 |
33 | CML-I | tx 3 p | Sender Inverted Data Output |
|
34 | CML-I | tx3n | Sender Non-Inverted Data Output |
|
35 |
| GND | Buedem | 1 |
36 | CML-I | tx 1p | Sender Inverted Data Output |
|
37 | CML-I | tx1n | Sender Non-Inverted Data Output |
|
38 |
| GND | Buedem | 1 |
Notizen:
- GND ass d'Symbol fir eenzel a Versuergung (Kraaft) gemeinsam fir QSFP Moduler, All si gemeinsam am QSFP Modul an all Modulspannungen ginn op dëst Potenzial referenzéiert anescht bemierkt. Connect dës direkt un der Gaascht Verwaltungsrot Signal gemeinsam Buedem Fliger. Laser Output behënnert op TDIS> 2.0V oder oppen, aktivéiert op TDIS
- VccRx, Vcc1 a VccTx sinn den Empfänger a Sender Kraaft Fournisseuren a solle gläichzäiteg applizéiert ginn. Recommandéiert Hostboard Stroumversuergungsfilter gëtt hei ënnen gewisen. VccRx, Vcc1 a VccTx kënnen intern am QSFP Transceiver Modul an all Kombinatioun verbonne sinn. D'Connector Pins sinn all bewäert fir maximal Stroum vu 500mA.
•Recommandéiert Circuit
Mechanesch Dimensiounen
Produkt Detailer Biller:
Zesummenhang Produkt Guide:
Eis Firma setzt Schwéierpunkt op d'Gestioun, d'Aféierung vun talentéiert Personal, an de Bau vun Personal Gebai, probéiert schwéier d'Qualitéit an Haftung Bewosstsinn vun Personal Memberen ze verbesseren. Eis Gesellschaft erreecht erfollegräich IS9001 Zertifizéierung an europäesch CE Zertifizéierung vun Best-Selling 1.25g CWDM SFP - 40G QSFP+ SR4, 300m MPO 850nm JHAQC01 - JHA , D'Produkt gëtt op der ganzer Welt geliwwert, wéi: Éisträich, Swansea, Argentinien déi héichwäerteg Produkter, exzellente Service, séier Liwwerung an de méi niddrege Präis, hu mir héich gelueft auslännesch Clienten gewonnen. Eis Produkter goufen an Afrika, de Mëttleren Osten, Südostasien an aner Regiounen exportéiert.
Vun Marcia aus Amsterdam - 2018.12.11 11:26
D'Firma huet e gudde Ruff an dëser Industrie, a schlussendlech huet et erausgestallt datt se wielen e gudde Choix ass.
Vun Candance aus Lahore - 2018.09.29 13:24